максимальную частоту можно подавать на входы ETR таймеров на f103? Это вообще хоть где-то специфицировано? Hint, на ETR входах прескалер живет в асинхронном домене, а синхронизация происходит уже за ним. Соответственно (и в документации об этом пишут) прескалер может считать быстрее клока таймера. Но конкретики ноль. Не смог найти ничего ни в даташите, ни в RM, ни аппноутах, ни в гугле… Довольно глупое чувство 😳
Можно предположить что в районе максимальной частоты PLL
Спасибо. С практическрй точки зрения меня бы это вполне устроило. Но вот связь именно с PLL я сходу уловить не могу. Кроме того, я все таки лелею надежду узреть это в каком-то документе от ST. Померить-то мне и самому ничего не мешает. Но это оставляет некоторое пространство для тревоги)
Ну это предположение. Ограничение техпроцесса. Если там делитель работает, то и тут будет.
Там макс PLL по спеке — 72 МГц, но гонятся они до 128 МГц. Запас есть, и очень приличный. С другой стороны, меня больше смущает не столько сам прескалер, сколько сам пин в режиме входа. А в даташите, как назло скоростные характеристики даны только по режимам выходов и нет причин полагать что они равны. В-общем , какая-то серая зона.
если смотеть даташит, то минимальный импульс, какой может заметить EXTI - 10 нс. Возможно отсюда стоит плясать
Спасибо. Я вот тоже туда смотрел, ничего более близкого там похоже и нет. Мне надо измерять порядка 50 МГц, надеюсь пролезет… Есть шанс что пролезет. ST-шная документация иногда дико доставляет :)
Спасибо, но это не то. Причина по которой "по другому" написана в первом моем сообщении. У ETR прескалер живет в асинхронном домене.
Обсуждают сегодня