печатных плат.
я не знаю как работают САПР схемотехников, я больше по verilog python.
сейчас занимаюсь отладкой модулей, и на плате встречаются человеческие ошибки по невнимательности.
Обрыв цепи - опечатка, сбитая нумерация контактов, - т.е. соединения которые никуда не ведут.
вопрос: неужели CAD не сообщает о таких явных косяках в проекте, Или все же это похуизм разработчиков?
ошибки по типу:
лист 2 из ПЛИС выходит сигнал - data<3>
лист 10 на память приходит - bata<3>
Сообщает
Обсуждают сегодня